编程教程 2025年1月21日

Supra最新更新:AGRV2K CPLD支持无源晶体做时钟输入

yule
| 6 分钟阅读
最新版本2025.01.b0
AGRV2K CPLD支持无源晶体时钟输入,和AG32一样接入OSC_INOSC_OUT管脚。VE管脚文件设为PIN_HSE,如:

    clk PIN_HSE

    ledout[0]  PIN_31

    ledout[1]  PIN_32

    ……

 

下载bin文件时,选中“Enable HSE clock”即可。

 

Supra下载:

百度网盘链接:

https://pan.baidu.com/s/1rJiAJHQQCp8WPGSPwCLm1Q?pwd=1234

如需了解更多,请联系我们

手机号:15800607785

邮件:sales@agmcn.com

直接扫码加工作人员微信咨询。

 

 

 

更多推荐