产品概述
核心特性
核心架构
- ✓超低成本与低功耗 CPLD 设计
- ✓瞬时启动,非易失性标准兼容架构
- ✓支持 3.3-V 逻辑电平
- ✓内置 JTAG 边界扫描测试电路 (IEEE 1149.1)
时钟与存储
- ✓全局时钟网络中多达 4 条全局时钟线
- ✓包含 4 个嵌入式块 RAM (EBRs) M9K
- ✓可配置为 RAM、移位寄存器、ROM 和 FIFO
- ✓每个器件提供 PLL,支持倍频和相移
灵活的 I/O 配置
- ✓可编程转换速率、驱动强度、总线保持
- ✓可编程上拉电阻、开漏输出、施密特触发器
- ✓内置 8 MHz 片上振荡器
技术参数表
| 逻辑单元 (LEs) | 2K |
| 嵌入式内存 (EBR) | M9K (4个) |
| 封装 | LQFP-100 / LQFP-64 / LQFP-48 / QFN-32 |
| 逻辑电压 | 3.3V |
| 时钟网络 | 4 Global Clocks + PLL |
| 启动方式 | Instant-on (瞬时启动) |
Guide 替代与迁移指南
AGRV2K 系列旨在提供极致性价比的 CPLD 方案,可广泛应用于接口扩展、逻辑胶合及简单的控制逻辑。
Step 1: 硬件
Pin-to-Pin 兼容设计
Step 2: 软件
主流 IDE 开发支持
Step 3: 烧录
标准调试接口支持